登入帳戶  | 訂單查詢  | 購物車/收銀台(0) | 在線留言板  | 付款方式  | 運費計算  | 聯絡我們  | 幫助中心 |  加入書簽
會員登入   新用戶登記
HOME新書上架暢銷書架好書推介特價區會員書架精選月讀2023年度TOP分類瀏覽雜誌 臺灣用戶
品種:超過100萬種各類書籍/音像和精品,正品正價,放心網購,悭钱省心 服務:香港台灣澳門海外 送貨:速遞郵局服務站

新書上架簡體書 繁體書
暢銷書架簡體書 繁體書
好書推介簡體書 繁體書

十月出版:大陸書 台灣書
九月出版:大陸書 台灣書
八月出版:大陸書 台灣書
七月出版:大陸書 台灣書
六月出版:大陸書 台灣書
五月出版:大陸書 台灣書
四月出版:大陸書 台灣書
三月出版:大陸書 台灣書
二月出版:大陸書 台灣書
一月出版:大陸書 台灣書
12月出版:大陸書 台灣書
11月出版:大陸書 台灣書
十月出版:大陸書 台灣書
九月出版:大陸書 台灣書
八月出版:大陸書 台灣書

『簡體書』Verilog HDL数字设计与综合(第二版)

書城自編碼: 1945320
分類:簡體書→大陸圖書→計算機/網絡行业软件及应用
作者: [美]帕尔尼卡
國際書號(ISBN): 9787121089473
出版社: 电子工业出版社
出版日期: 2012-05-01
版次: 1 印次: 5
頁數/字數: 306/518000
書度/開本: 16开 釘裝: 平装

售價:HK$ 115.1

我要買

share:

** 我創建的書架 **
未登入.


新書推薦:
锂电储能产品设计及案例详解
《 锂电储能产品设计及案例详解 》

售價:HK$ 113.9
首辅养成手册(全三册)(张晚意、任敏主演古装剧《锦绣安宁》原著小说)
《 首辅养成手册(全三册)(张晚意、任敏主演古装剧《锦绣安宁》原著小说) 》

售價:HK$ 124.2
清洁
《 清洁 》

售價:HK$ 66.7
组队:超级个体时代的协作方式
《 组队:超级个体时代的协作方式 》

售價:HK$ 79.4
第十三位陪审员
《 第十三位陪审员 》

售價:HK$ 55.2
微观经济学(第三版)【2024诺贝尔经济学奖获奖者作品】
《 微观经济学(第三版)【2024诺贝尔经济学奖获奖者作品】 》

售價:HK$ 159.9
Python贝叶斯深度学习
《 Python贝叶斯深度学习 》

售價:HK$ 91.8
文本的密码:社会语境中的宋代文学
《 文本的密码:社会语境中的宋代文学 》

售價:HK$ 69.0

 

建議一齊購買:

+

HK$ 119.3
《Verilog数字系统设计教程(第3版)》
+

HK$ 92.8
《VHDL数字电路设计教程》
+

HK$ 203.6
《数字信号处理的FPGA实现(第3版)(配光盘)(国外电子信息》
+

HK$ 132.8
《Altera FPGA/CPLD设计(基础篇)(第2版)(A》
+

HK$ 144.6
《Altera FPGA/CPLD设计(高级篇)(第2版)(A》
編輯推薦:
本书从用户的角度全面阐述了Verilog
HDL语言的重要细节和基本设计方法,并详细介绍了Verilog
2001版的主要改进部分。全书从基本概念讲起,并逐渐过渡到编程语言接口以及逻辑综合等高级主题。本书适合电子、计算机、自动控制等专业的学习数字电路设计的大学本科高年级学生阅读。
內容簡介:
本书从用户的角度全面阐述了Verilog
HDL语言的重要细节和基本设计方法,并详细介绍了Verilog
2001版的主要改进部分。本书重点关注如何应用Verilog语言进行数字电路和系统的设计和验证,而不仅仅讲解语法。全书从基本概念讲起,并逐渐过渡到编程语言接口以及逻辑综合等高级主题。
书中的内容全部符合Verilog HDL IEEE 1364-2001标准。
本书适合电子、计算机、自动控制等专业的学习数字电路设计的大学本科高年级学生阅读,也适合数字系统设计工程师和已具有多年Verilog设计工作经验的资深工程师参考。
關於作者:
Samir Palnitkar目前是美国Jambo
Systems公司总裁。Jambo
Systems公司是一流的专用集成电路ASIC设计和验证服务公司,专门从事高级微处理器、网络和通信芯片的设计服务。Palnitkar先生曾创办一系列小型的高科技公司。他是Integrated
Intellectual Property公司的创办人。该公司是一家专用集成电路设计公司,已被Lattice
Semiconductor公司收购。后来,他创建了电子商务软件公司0bon90,已被AOLTimeWarner公司收购。
目錄
第一部分 Verilog基础知识
第1章 Verilog HDL数字设计综述
1.1 数字电路CAD技术的发展历史
1.2 硬件描述语言的出现
1.3 典型设计流程
1.4 硬件描述语言的意义
1.5 Verilog HDL的优点
1.6 硬件描述语言的发展趋势
第2章 层次建模的概念
2.1 设计方法学
2.2 四位脉动进位计数器
2.3 模块
2.4 模块实例
2.5 逻辑仿真的构成
2.6 举例
2.7 小结
2.8 习题
第3章 基本概念
3.1 词法约定
3.2 数据类型
3.3 系统任务和编译指令
3.4 小结
3.5 习题
第4章 模块和端口
4.1 模块
4.2 端口
4.3 层次命名
4.4 小结
4.5 习题
第5章 门级建模
5.1 门的类型
5.2 门延迟
5.3 小结
5.4 习题
第6章 数据流建模
6.1 连续赋值语句
6.2 延迟
6.3 表达式、操作符和操作数
6.4 操作符类型
6.5 举例
6.6 小结
6.7 习题
第7章 行为级建模
7.1 结构化过程语句
7.2 过程赋值语句
7.3 时序控制
7.4 条件语句
7.5 多路分支语句
7.6 循环语句
7.7 顺序块和并行块
7.8 生成块
7.9 举例
7.10 小结
7.11 习题
第8章 任务和函数
8.1 任务和函数的区别
8.2 任务
8.3 函数
8.4 小结
8.5 习题
第9章 实用建模技术
9.1 过程连续赋值
9.2 改写参数
9.3 条件编译和执行
9.4 时间尺度
9.5 常用的系统任务
9.6 小结
9.7 习题
第二部分 Verilog高级主题
第10章 时序和延迟
10.1 延迟模型的类型
10.2 路径延迟建模
10.3 时序检查
10.4 延迟反标注
10.5 小结
10.6 习题
第11章 开关级建模
11.1 开关级建模元件
11.2 举例
11.3 小结
11.4 习题
第12章 用户自定义原语
12.1 UDP的基础知识
12.2 表示组合逻辑的UDP
12.3 表示时序逻辑的UDP
12.4 UDP表中的缩写符号
12.5 UDP设计指南
12.6 小结
12.7 习题
第13章 编程语言接口
13.1 PLI的使用
13.2 PLI任务的连接和调用
13.3 内部数据表示
13.4 PLI库子程序
13.5 小结
13.6 习题
第14章 使用VeriIog HDL进行逻辑综合
14.1 什么是逻辑综合
14.2 逻辑综合对数字设计行业的影响
14.3 Verilog HDL综合
14.4 逻辑综合流程
14.5 门级网表的验证
14.6 逻辑综合建模技巧
14.7 时序电路综合举例
14.8 小结
14.9 习题
第15章 高级验证技术
15.1 传统的验证流程
15.2 断言检查
15.3 形式化验证
15.4 小结
第三部分 附录
附录A 强度建模和高级线网类型定义
附录B PLI子程序清单
附录C 关键字、系统任务和编译指令
附录D 形式化语法定义
附录E Verilog有关问题解答
附录F verilog举例
参考文献
译者后记

 

 

書城介紹  | 合作申請 | 索要書目  | 新手入門 | 聯絡方式  | 幫助中心 | 找書說明  | 送貨方式 | 付款方式 香港用户  | 台灣用户 | 海外用户
megBook.com.hk
Copyright © 2013 - 2024 (香港)大書城有限公司  All Rights Reserved.